Autor
|
Thema: Probleme mir DRC (1343 mal gelesen)
|
MARE Mitglied Elektronikentwickler
Beiträge: 6 Registriert: 30.04.2002
|
erstellt am: 13. Mai. 2003 10:39 <-- editieren / zitieren --> Unities abgeben:
Hallo Leute, hätte da ein paar Fragen zum Design rule check unter PowerPCB (V4.0) 1) wir haben alle Bauteile selbst gezeichnet, mit dem Umriss auf dem "Silkscreen" Layer. Folgendes Problem tritt dabei auf: Beim DRC erkennt der Checker Überlappungen von Outlines nicht, erst wenn sich die Pads überdecken oder unter den Minimumabstand kommen gibt er Fehler aus. Aus der Hilfe geht hervor, dass nur ein bestimmter Layer als mechanischer Umriss geprüft wird. Ich will aber nicht alle Bauteile ändern - gibt es einen anderen Weg??? 2) Nach dem Connectivity Check bleiben oft noch "unconnected" Linien (Rubberbands) übrig, obwohl der DRC "NO ERRORS" meldet. Speziell bei Planes und CopperPoors ist mir das aufgefallen. Ist zwar nicht tragisch, zudem wirklich keine offenen Verbindungen vorhanden sind (zumindest funktioniern diese Schaltungen) - ist aber lästig!! Vielleicht hat jemand ähnliche Erfahrungen gemacht, speziell zu Punkt 1 wäre ich für eine Auskunft dankbar. Grüße
MARE Eine Antwort auf diesen Beitrag verfassen (mit Zitat/Zitat des Beitrags) IP |
| Entwickler für CAD-Automation (m/w/d) | Als Familienunternehmen, mit derzeit 1.600 Mitarbeitern weltweit, entwickeln, produzieren und vertreiben wir Verpackungsmaschinen für die unterschiedlichsten Branchen und Anwendungen rund um den Globus. 1966 in Crailsheim gegründet setzen wir mit unseren Innovationen bis heute regelmäßig neue Maßstäbe im Verpackungsmaschinenbau. Uns treiben die Neugierde und die Gewissheit, dass wir mit unseren ... | Anzeige ansehen | Automatisierungstechnik |
|
Josef B Mitglied Elektronikingenieur (Konstruktion und Leiterplattendesign)
Beiträge: 209 Registriert: 02.11.2001 Maxdata Core2Quad, 2.67GHz, 4GB RAM, WXPpro SP2 PNY Quadro FX1700, Eizo FlexScan S2431W, Cadman SWX+PWX2010 SP2.0 PADS Logic+PCB 9.0.2
|
erstellt am: 14. Mai. 2003 10:47 <-- editieren / zitieren --> Unities abgeben: Nur für MARE
Hallo Mare, zu 1.: Wir kontrollieren die Bauteilabstände nur von Hand (von Auge). Es gibt aber zwei Möglichkeiten, dies auch automatisch zu machen: a. Bei den „Design Rules“ kann man einen Abstand bei „Body to Body“ eingeben, dann noch beim „ Setup“ des Clearance-Tests den entsprechenden Haken dran und schon werden die Abstände der Outlines geprüft. b. Wie du auch schon beschrieben hast, mit einem eigenen Layer (=20) bei der Bauteilerstellung. zu 2.: Da machen wir es so, dass wir, speziell bei Multilayern, bei „View Nets“ Farben für die Versorgungsspannungen (z.B. rosa für +5V, hellblau für GND, etc.) vergeben und die Gummifäden für diese Netze ausschalten. Dadurch wird’s beim Bauteilplatzieren mit den Gummifäden schon mal etwas übersichtlicher und am Schluss sind dann wirklich keine mehr zu sehen.
------------------ Grüße Josef B Eine Antwort auf diesen Beitrag verfassen (mit Zitat/Zitat des Beitrags) IP |
| Anzeige.:
Anzeige: (Infos zum Werbeplatz >>)
|